全场景验证赋能RISC-V开发,合见工软邀您共聚第4届RISC-V中国峰会
【ZiDongHua 之设计自动化收录关键词:合见工软 EDA 电子设计自动化 】
全场景验证赋能RISC-V开发,合见工软邀您共聚第4届RISC-V中国峰会
2024年8月21日-23日,第4届RISC-V中国峰会(RVSC2024)主会和展会将在浙江杭州黄龙饭店举行。作为国内领先的自主创新高性能EDA和工业软件解决方案提供商,合见工软将受邀参展,同时携一系列硬件产品亮相RVSC 2024,赋能RISC-V系统开发。
RISC-V中国峰会至今已成功举办四届,现已成为中国大陆规格最高、规模最大、影响力最强的专业会议之一。本届峰会采用“主会议+技术研讨会+展览展示+同期活动”的方式,预计将举办超过20场同期活动,不仅是技术爱好者的盛会,也是企业展示实力和创新成果的重要舞台。
合见工软将借此大会来展示助力RISC-V处理器开发的商用级全场景验证硬件系统UniVista Unified Verification Hardware System(简称“UVHS”),UVHS有助于提升RISC-V大型处理器系统的开发和验证,推动创新并加快下一代产品技术的上市时间。
UVHS简介
合见工软创新的高性能全场景验证专用硬件系统UVHS,以全国产自研的硬件系统设计与核心EDA工具链,成功实现了单一系统可以根据验证任务的不同,在不同性能要求、接口方案的使用模式和应用场景之间进行灵活切换以及设计数据与环境的平滑移植,轻松解决了其他已有方案里切换模式的跨度大、难度高、效率低、时间久的难题。同时,UVHS级联系统支持多用户、多主机。例如在同一系统内,可以多用户同时混合使用原型验证模式与硬件仿真模式,且性能具备与全单一模式一样高效的优势,由此实现更高效、灵活的软硬件协同仿真,助力大规模ASIC/SoC验证项目的快速收敛。
UVHS是创新的高性能、大容量全场景验证专用硬件加速平台,集成了自主研发的全流程时序驱动的智能编译软件UVHS Compiler,可以在单一验证EDA系统中以不同运行模式,来应对复杂多样的SoC软硬件验证任务所带来的全场景要求。目前该产品已在多家客户的主流大芯片项目中成功完成超过60亿门设计规模的实际商业化部署,并成功实现流片迭代。
而对于RISC-V方面,UVHS有如下领先技术可助力开发和验证:
自动分割技术
随着芯片设计规模的增大,尤其是RISC-V这种多核设计的增大,单片FPGA已经无法容纳全部设计。合见工软UVHS系统提供了时序驱动的自动分割技术,可以将大设计自动分割到多片FPGA中,大幅提高效率和系统性能。
高性能算力支撑
UVHS系统基于Xilinx新型芯片平台,为超大规模ASIC和SoC的原型设计和仿真提供支持。其时序驱动的自动分割技术可以将运行性能推至更高,确保系统性能。
大规模系统级联
UVHS系统支持大系统级联,最多可以级联上百亿逻辑门的规模。目前已经在更多商用客户成功部署级联,实现了最大160片VU19P FPGA的级联,满足HPC超大系统规模验证的需求。对于RISC-V大型系统扩展,UVHS系统可以满足需求。
丰富的高速接口和存储模型
UVHS提供了丰富的高速接口和存储模型方案,支持PCIe Gen5、MIPI CSI2/DSI2、Ethernet 1G-800G等多种接口,以及DDR5、DDR4、LPDDR5、LPDDR4、HBM3等存储模型,帮助用户快速搭建完整的全场景验证系统。
丰富的调试手段
UVHS系统支持无限深度波形调试、触发、异步寄存器读回等功能,类似仿真方式的波形调试功能,显著提高了调试效率和问题定位能力。
合见工软展位信息
地点:中国杭州 · 黄龙饭店 · 一层展位区A17展位
时间:2024年8月21日-23日
合见工软将携全场景验证硬件系统UniVista Unified Verification Hardware System及一系列最新技术成果亮相第4届RISC-V中国峰会,展位上还将有资深的技术专家,与您现场面对面沟通,解答您的技术疑问!
欢迎您来A17展位参观!
为我踟蹰停酒盏
与君约略说杭州
8月21日-23日
合见工软邀您共聚这场技术盛宴!
关于合见工软
上海合见工业软件集团有限公司(简称“合见工软”)作为自主创新的高性能工业软件及解决方案提供商,以EDA(电子设计自动化,Electronic Design Automation)领域为首先突破方向,致力于帮助半导体芯片企业解决在创新与发展过程中所面临的严峻挑战和关键问题,并成为他们值得信赖的合作伙伴。
了解更多详情
请访问www.univista-isg.com。
我要收藏
个赞
评论排行