CPCI总线在数字化电台中的设计-嵌入式
CPCI总线在数字化电台中的设计 (1)2011-06-03 13:24:45来源:互联网
随着现代军事通信技术的进步,数字化短波电台逐步往嵌入式、模块化的方向发展。CPCI总线作为一种新兴的总线技术,在短波电台的模块化设计上具有重要的应用价值,可以较大程度地提高数字化短波电台的可靠性和保障性。
CPCI总线架构
CPCI规范是由PICMG(PCIIndustrial Computer Manufacturer’s Group,PCI工业计算机制造商联盟)制定的一种新的开放工业计算机标准,用于工业和嵌入式应用。它定义了更加坚固耐用的PCI版本,在电气、逻辑和软件功能等方面,与PCI标准完全兼容。
CPCI全称Compact PCI,简单的说就是PCIspecification(PCI电气规范)加上rugged Eurocard packaging(欧式卡)结构。CPCI模块以插卡的方式安装在机箱内的支架上,并采用垂直方向通风散热,具有更好的散热性和抗震动性。这样,在CPCI系统中就可采用在台式机中广泛使用的高性能PCI技术,降低了新技术的使用成本,系统的整体性能得以提升。而且,基于PCI技术的丰富软件工具,也使得用户在使用中更加便捷。同时,欧式卡结构使得系统的可靠性进一步提高。另外采用IEEE 1101.11后端输出方式,使得对系统的维护更加方便快捷,大大缩短了系统的平均维护时间。
CPCI系统背板和CPCI板卡采用的是标准2mm高密度气密性针孔连接器,板卡的尺寸分3U(100mm×160mm)和6U(160mm×233mm)两种,3U的系统只提供32位/64位的PCI系统总线,6U的系统除了提供32位/64位的PCI系统总线外,还有多达315线的用户定义输入/输出线,非常适用于数字化短波电台的模块化设计应用。CPCI总线具有极高的性能,其主要特点是:
(1)具有地址数据多路复用的高性能32位或64位的同步总线。总线引脚数目和部件数量少(对于总线目标设备只有47根信号线,对于主设备最多只有49根信号线),降低了成本及布线复杂度。
(2)CPCI局部总线在33MHz总线时钟、32位数据通路时,可达到峰值132Mb/s的带宽;在33MHz总线时钟,64位数据通路时可达到峰值264Mb/s的带宽;在66MHz主频时,对于32位数据通路和64位数据通路带宽的峰值,可分别达到264Mb/s或528Mb/s的带宽;CPCI总线还有线性突发传输功能,保证了满载的高速传输。
(3)隐蔽的总线仲裁,减小了仲裁开销。
(4)极小的存取延时,采用总线多主控和异步数据转移操作。
(5)CPCI提供的数据和地址奇偶校验功能,保证数据完整性和准确性。
(6)CPCI总线与CPU和时钟频率无关,它能支持多个外设,设备间通过局部总线可以完成数据快速传递,从而很好地解决数据传输的瓶颈问题。
(7)对CPCI扩展卡及元件,能够自动配置,实现设备的即插即用。
从结构上看,CPCI总线的特点表明它是一种理想的系统交换平台的载体,能提供高传输带宽,同时能够保证数据完整性和准确性;能够支持多外设,很好地适应了系统可扩展性的要求;采用的是PCI总线操作规程,很好地适应了一般的PCI扩展元件,降低了开发难度;独特的引脚及外围电路设计集连接紧密牢固、抗干扰、易更换、热插拔等优点于一身。背板是CPCI总线架构的基础,它为CPCI总线交换提供物理连接、电路保证。CPCI背板有8个插槽,其中一个为系统板插槽(system slot),其他7个为外设板插槽(peripheral slot),像这样一个系统插槽外带7个外设插槽的单元称为一个CPCI段(CPCIsegment)。系统插槽提供总线仲裁、
评论排行